## 8. MIKROPROZESSOR-GRUNDLAGEN

Diese Kapitel geht nun einen Abstraktionsebene höher und betrachtet Mikroprozessoren als eine Universalhardware, die durch den Austausch von Programmen flexibel für die Implementierung der verschiedensten, auch komplexeren Abläufe/Algorithmen eingesetzt werden kann. Es gibt dazu eine Einführung in die Assemblerprogrammierung, widmet sich aber auch verschiedenen grundlegenden Architekturprinzipien für die flexiblen Unterstützung von Hochsprachenprogrammen. Der Schwerpunkt liegt hierbei auf der effektiven Adressierung von Operanden und Mechanismen der Programmflusskontrolle.

#### 8.1 Befehlsatz-Architekturen

Mittels einer Registertransfer-Beschreibung lassen sich nun komplexere Digitalschaltungen anschaulich und wartbar entwerfen. Durch die Mikroprogrammierung sind auch Funktionsänderungen und Erweiterungen des Verhaltens leicht möglich, weil in den meisten Fällen nur das Mikroprogramm ausgetauscht werden muss, nicht aber die Hardware zu dessen Abarbeitung oder das Operationswerk geändert werden müssen.

Durch diese Methoden ist es auch vergleichsweise einfach, die Hardware so zu gestalten, dass von außen angelegte Kommandos die Funktionalität (interne Abläufe) steuern. Ein komplexes Schaltwerk (mit inneren Zuständen) kann nun so betrachtet werden, als wäre es ein Stück Hardware, das durch Kommandos (Instruktionen, Befehle, Maschinenbefehle) von einer höheren Ebene beliebig in seinem Verhalten gesteuert werden kann. Man erhält also so etwas wie eine Universalhardware.

Wird die Hardware nun so gestaltet, dass sie selbst nach der Abarbeitung eines Kommandos (Maschinenbefehl) das nächste aus einem Speicher holt, lässt sich ein (Mikro-)<u>Prozessor</u>, der nach dem von-Neumann-Prinzip arbeitet, recht einfach realisieren.

#### Von-Neumann-Architektur



Ein Computer (mehr dazu in Kap. 9) besteht also immer aus:

- Prozessor
- Speicher (Programm- und Arbeitsspeicher)
- Ein-/Ausgabeeinheit (E/A)

#### **Befehlssatzarchitektur**

Die (Mikro-)Prozessoren stellen einen fest vorgegebenen Befehlssatz und eine Menge von Arbeitsregistern für die Programmierung bereit. Diese Hardware-Software-Schnittstelle wird **Befehlssatzarchitektur** genannt (ISA-Architektur, Instruction Set Architecture). Sie ist so gestaltet, dass durch sie beliebige Algorithmen abgearbeitet werden können (<u>Universalität</u>).

Jeder Prozessortyp (-familie) hat einen eigenen Maschinenbefehlssatz. Die Programme müssen daher in dem richtigen Maschinencode (Objektcode) im Speicher liegen.

Die Maschinenbefehlssatz steht direkt in Form einer Assemblersprache für die Programmierung zur Verfügung.

## **Einordnung in das Schichtenmodell eines Computers**



#### **Prozessorarchitektur**

Es gibt mehrere Grundprinzipien einen Prozessor mit solch einer Befehlssatz-Architektur zu realisieren.

Diese *Prozessorarchitekturen* können nach der Art der im Verarbeitungsmodell für die Ausführung der Operationen verwendeten Arbeitsregister klassifiziert werden in:

- Akkumulatormaschinen,
- Stackmaschinen,
- Registermaschinen.

Je nach dem Maschinentyp unterscheiden sich die Programmiermodelle und dadurch auch die Umsetzung von Algorithmen in Assemblersprache.

Reale Prozessoren haben (in Erweiterung zur einfachen Beispiel-CPU HAM aus Kap. 7.7) noch zusätzliche Register (wie Indexregister, Stackpointer, Statusregister) zur Unterstützung einer flexibleren und effektiveren Adressierung von Operanden bzw. bedingter Sprünge und Unterprogrammaufrufe, um (Hochsprachen-) Programme und Betriebssystemfunktionen flexibel und effizient in der Hardware zu unterstützen.

## 8.2 Akkumulatormaschine

## 8.2.1 Grundprinzip

Eine Akkumulatormaschine ist eine einfache Prozessorarchitektur mit einem oder zwei Arbeitsregistern (Akkumulatoren), die zur Durchführung aller arithmetischen und logischen Befehle sowie als Quelle und Ziel für Transferbefehle von/zum Speicher bzw. Ein-/Ausgabe dienen. D. h., die Befehle haben als impliziten Operanden den Akkumulator und ggf. als weiteren Operanden eine Speicheradresse (siehe auch Beispiel-CPU HAM aus Kap. 7.7).

## Blockdiagramm einer Akkumulatormaschine



Beliebte Architektur bei älteren Maschinen und einfachen, kostengünstigen (8-Bit-)Mikroprozessoren (insbesondere Mikrocontrollern).

| Beispiele:  | Intel 8080, 8085, 8051                 | (1 Akku)    |
|-------------|----------------------------------------|-------------|
| <del></del> | Zilog Z80                              | (2 Akkus)   |
|             | Motorola 6800, 68HC11*, 68HC12         | (2 Akkus)   |
|             | MOS Technology 6510, 650X              | (1 Akku)    |
|             | Motorola <b>6809</b> , 68HC08, 68HC11* | (1 Akku)    |
|             | *: 2 8-Bit- auch als 1 16-Bit-Akkumula | tor nutzbar |

## 8.2.2 Organisation der hypothetischen Akkumulatormaschine H6809

Der H6809 ist eine Untermenge des Mikroprozessors *Motorola 6809*<sup>1</sup>. Er weist typische Kennzeichen modernen Mikroprozessoren auf.

#### Charakteristika:

- Wortlänge: 8 Bit (1 Byte)
- 16-Bit-Adressen, d. h. Adressraum: 2<sup>16</sup> = 64 kB
- variables Befehlsformat: 1-, 2-, 3-Byte-Befehle
- Adressregister X für indirekte Adressierung
- Stapel für Unterprogramm-Rückkehradressen

#### Blockdiagramm des H6809



\_

nach John F. Wakerly: Microcomputer Architecture and Programming; John Wiley & Sons, New York, 1981

- ALU Arithmetisch-logische Einheit: Verknüpfung von 8-Bit-Operanden
- Control Unit (Steuerwerk):

Decodierung des Befehls im IR-Register und Erzeugung der Steuersignale

- Mem & I/O-Interface:
  - Schnittstelle zum Speicher- und E/A-Bus
- IR Instruktions-Register (Befehlsregister):Operationscode des auszuführenden Befehls (8 Bit)
- EAR Effektiv-Adress-Register:

  Adressteil des ausgeführten Befehls für Speicherzugriff in der Ausführungsphase (16 Bit)
- PC Program Counter (Befehlszähler):
   Zeigt auf die Adresse des nächsten auszuführenden Befehls (16 Bit)
- A Akkumulator: Arbeitsregister für Daten (8 Bit)
- Z Zero-Flag:1-Bit-Register; gesetzt, wenn Resultat = 0
- X 'Index'-Register:
   Adressregister für indirekte Adressierung (16 Bit)
   (erlaubt auch einfache Operationen auf 16 Bit-Operanden)
- SP Stack Pointer (Stapelzeiger):

  zeigt auf die <u>erste freie</u> Speicherstelle vor der
  Spitze des Stapels (TOS) im Hauptspeicher
  (16 Bit)

#### Programmiermodell

(für Programmierer sichtbare und beeinflussbare Register, deren Inhalt dem Prozessorstatus entspricht)

| 15 | 8 7 | 0  |
|----|-----|----|
|    |     | PC |
|    |     | SP |
|    |     | X  |
|    |     | A  |
|    |     | Z  |

### Elementare Befehlszyklen

- <u>Befehlsholphase</u> (Fetch-Zyklus):

$$IR \leftarrow MEM[PC],$$
  
 $PC \leftarrow PC + 1;$ 

- Befehlsausführungsphase (Execute-Zyklus):

Ausführung des im IR kodierten Befehls, z. B. für LDA *addr* 

{Adressteil addr ins EAR holen} EAR[15..8]  $\leftarrow$  MEM[PC], PC  $\leftarrow$  PC +1; EAR[7..0]  $\leftarrow$  MEM[PC], PC  $\leftarrow$  PC +1; {Operand laden} A  $\leftarrow$  MEM[EAR], If A = 0 then Z  $\leftarrow$  1 else Z  $\leftarrow$  0;

#### 8.2.3 Befehlssatz des H6809

| Mnem. | Operand | Z | Length (bytes) | Opcode (hex) | Description                       | Number of<br>Clock Cycles |
|-------|---------|---|----------------|--------------|-----------------------------------|---------------------------|
| NOP   |         |   | 1              | 12           | No operation                      | 1                         |
| CLRA  |         | * | 1              | 4 F          | Clear A                           | 1                         |
| COMA  |         | * | 1              | 43           | One's complement bits of A        | 1                         |
| NEGA  |         | * | 1              | 40           | Negate A (two's complement)       | 1                         |
| LDA   | #data   | * | 2              | 86           | Load A with data                  | 2                         |
| LDA   | @X      | * | 1              | A6           | Load A with MEM[X]                | 2                         |
| LDA   | addr    | * | 3              | В6           | Load A with MEM[addr]             | 4                         |
| STA   | @X      | * | 1              | A7           | Store A into MEM[X]               | 2                         |
| STA   | addr    | * | 3              | В7           | Store A into MEM[addr]            | 4                         |
| ADDA  | #data   | * | 2              | 8B           | Add data to A                     | 2                         |
| ADDA  | addr    | * | 3              | BB           | Add MEM[addr] to A                | 3                         |
| ANDA  | #data   | * | 2              | 84           | Logical AND data to A             | 2                         |
| ANDA  | addr    | * | 3              | B4           | Logical AND MEM[addr] to A        | 3                         |
| CMPA  | #data   | * | 2              | 81           | Set Z according to A-data         | 2                         |
| CMPA  | addr    | * | 3              | B1           | Set Z according to A-MEM[addr]    | 3                         |
| LDX   | #addr   | * | 3              | 8E           | Load X with addr                  | 3                         |
| LDX   | addr    | * | 3              | BE           | Load X with MEMW[addr]            | 5                         |
| STX   | addr    | * | 3              | BF           | Store X into MEMW[addr]           | 5                         |
| CMPX  | #addr   | * | 3              | 8C           | Set Z according to X-addr         | 3                         |
| CMPX  | addr    | * | 3              | BC           | Set Z according to X-MEM[addr]    | 5                         |
| ADDX  | #addr   | * | 3              | 30           | Add addr to X                     | 3                         |
| ADDX  | addr    | * | 3              | 31           | Add MEMW[addr] to X               | 5                         |
| LDS   | #addr   | * | 3              | 8F           | Load SP with addr                 | 3                         |
| BNE   | offset  |   | 2              | 26           | Branch if result is nonzero (Z=0) | 2                         |
| BEQ   | offset  |   | 2              | 27           | Branch if result is zero (Z=1)    | 2                         |
| BRA   | offset  |   | 2              | 20           | Branch unconditionally            | 2                         |
| JMP   | addr    |   | 3              | 7E           | Jump to addr                      | 3                         |
| JSR   | addr    |   | 3              | BD           | Jump to subroutine at addr        | 5                         |
| RTS   |         |   | 1              | 39           | Return from subroutine            | 3                         |
|       |         |   |                |              |                                   |                           |

#### Anmerkungen:

Mnem. = mnemonic; data = 8 Bit-Datum; addr = 16 Bit-Adresse/Datum; offset = 8 Bit signed Integer, wird bei einer Verzweigung zum PC addiert

MEM[i] Speicherbyte an Adresse i; MEMW[i] Speicherwort an Adresse i, also die Konkatenation von MEM[i] und MEM[i+1]

Die mit \* gekennzeichneten Befehle beeinflussen das Z-Flag.

Die Anzahl Takte wird im Wesentlichen durch die Anzahl Speicherzugriffe bestimmt (z.B. 2-Phasen-Timing).

### Befehlsgruppen

- Akkumulator-Befehle: CLRA ... CMPA

- Adressregister-Befehle: LDX ... LDS

(X-, SP-Register)

- Programmfluss-Steuerung: BNE ... RTS (NOP)

(Sprünge etc.)

#### Befehlsformate des H6809

Der Op-Code des H6809 hat 8 Bit. Es sind also maximal 256 Befehle codierbar.

Der mnemonische Code (*Mnemocode*) ist in Anlehnung an die Semantik des Op-Codes gewählt.

Die Adressierungsarten sind hier als Teil des Op-Codes codiert (Kennzeichnung durch # bzw. @ im Mnemocode).

#### Variables Befehlsformat

Op-Code 1 Byte-Befehle, z. B. CLRA

Op-Code 2 Byte-Befehle, z. B. LDA #data
Datum

Op-Code 3 Byte-Befehle, z. B. LDA addr Addr (high)

Addr (low)

## 8.2.4 Adressierungsarten des H6809

Die Adressierungsarten beschreiben die Berechnung der **effektiven Adresse** (EA) im EAR-Register nach Angaben im Op-Code.

Eine mögliche Einteilung ist nach der Anzahl der Komponenten zur Adressberechnung.

#### <u>0-Komponenten-Adressierung</u>

Implizite (inhärente) Adressierung

Spezifizierung des Operanden implizit im Op-Code

z.B. CLRA

 $A \leftarrow 0$ 

Unmittelbare Adressierung (Immediate)

Der Operand ist *unmittelbar* Bestandteil des Befehls (2. Byte). Er entspricht einer **Konstanten** in Hochsprachen.

z. B. LDA #\$10

Anmerkung: Operanden und Argumente werden als Dezimalzahlen interpretiert, wenn sie nicht explizit durch ein vorgestelltes "\$" als hexadezimal gekennzeichnet sind.

(Es sind auch andere Kennzeichnungen für Hex-Zahlen gebräuchlich, z.B. "...H" oder "0X...".)

#### 1-Komponenten-Adressierung

Ein Teil des Befehls oder ein Register bestimmen den Operanden bzw. seine Adresse.

### Absolute Adressierung

Die effektive Adresse des Operanden wird direkt im Befehl angegeben (2. und 3. Byte)

#### z. B. LDA \$3020



Dies ist die einfachste Adressierungsart für Variablen.

#### Register-indirekte Adressierung

Bei der indirekten Adressierung wird nicht die Adresse des Operanden direkt, sondern der Ort angegeben, an dem die effektive Adresse steht.

Hier steht die Adresse des Operanden im Adressregister X.

Die effektive Adresse kann also noch zur Laufzeit des Programms (hier im X-Register) geändert werden.

Das unterstützt (neben der echten indizierten Adressierung) z. B. die Implementierung komplexer Datenstrukturen wie Felder, Stapel, Schlangen ...



<u>Anmerkung:</u> Das X-Register im H6809 ist kein echtes *Index*register, weil es hier nur für die indirekte Adressierung verwendet werden kann.

## Beispiel: Initialisierung eines Feldes

var Q: array[0..4] of Byte; ...

. . .

for i := 0 to 4 do Q[i] := 0;

## Mit absoluter Adressierung:

| Addr Contents                                                                                | Label | Op-code                                    | Operand                                                                  | Comments                                                                                                                                                                       |
|----------------------------------------------------------------------------------------------|-------|--------------------------------------------|--------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 8001 B7 0100<br>8004 B7 0101<br>8007 B7 0102<br>800A B7 0103<br>800D B7 0104<br>8010 7E 1000 |       | ORG CLRA STA STA STA STA JMP ORG BYTE EXIT | \$8000<br>Q<br>Q+1<br>Q+2<br>Q+3<br>Q+4<br>\$1000<br>\$0100<br>5<br>INIT | ; Set components of Q to 0 ; First component ; Second component ; Third component ; Fourth component ; Fifth component ; Return to operating syst. ; Reserve 5 bytes for array |

## Mit register-indirekter Adressierung:

| Addr         | Contents                                  | Label | Op-code                                 | Operand                                  | Comments                                                                                                                                      |
|--------------|-------------------------------------------|-------|-----------------------------------------|------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|
| 8000<br>8001 | 4F<br>8E 0100<br>A7<br>30 0001<br>8C 0105 | INIT: | OP-CODE  ORG CLRA LDX STA ADDX CMPX BNE | \$8000<br>#Q<br>@X<br>#1<br>#Q+5<br>LOOP | ; Set components of Q to 0; Address of first compon.; Set MEM[X] to 0; Point to next component; Past last component?; If not, go do some more |
|              | 7E 1000                                   |       | JMP<br>.ORG                             | \$1000<br>\$0100                         | ; Return to operating syst.                                                                                                                   |
| 0100         | ??                                        | Q     | .BYTE<br>.EXIT                          | 5<br>INIT                                | ; Reserve 5 bytes for array                                                                                                                   |

#### Arbeitsweise der indirekten Adressierung



Die Anfangsadresse des Feldes (\$0100) wird in das X-Register geladen und zur Laufzeit bei jeder Iteration um eins erhöht.

Der Zugriff auf die Feldvariablen (Operand) erfolgt indirekt über das X-Register (STA @X).

So sind auch große Felder leicht handhabbar.

#### PC-relative Adressierung

Die effektive Adresse (des nächsten auszuführenden Befehls) wird als Summe des aktuellen Programmzählers PC und eines Offsets (pos. oder neg. im Zweierkomplement), der Teil des Befehls ist (2. Byte), in einer eigenen Hardware für die Adressberechung gebildet.



Die PC-relative Adressierungsart wird für relative Sprünge / Verzweigungen genutzt.



Das ist günstig für verschieblichen Code, aber nur für kurze Sprungdistanzen geeignet.

# 8.3 Assemblerprogrammierung am Beispiel des H6809

## 8.3.1 Der "Assembler"

Der <u>Assembler</u> ist ein Programm (auf dem Entwicklungssystem), das ein Quellprogramm (Source-Code) aus der Assemblersprache mit symbolischer, mnemonischer Notation eins—zu—eins in ein binäres Maschinenprogramm übersetzt (Objektcode aus Folgen von Nullen und Einsen). D.h., eine Assembleranweisung entspricht einem Maschinenbefehl. Man spricht von einem <u>Makroassembler</u>, wenn der Assembler auch Makros (s.u.) unterstützt.

Moderne Assembler sind in Entwicklungsumgebungen integriert, die außerdem noch einen Editor und verschiedene Debugging-Hilfsmittel sowie einen Lader enthalten.

Der <u>Lader</u> lädt den Objektcode in den Speicher des Zielsystems und startet die Ausführung. Alternativ wird eine Programmierdatei z.B. für einen Flash- oder EEPROM-Speicher erzeugt (Hex-Format).

Während der Übersetzung wird für die Dokumentation und das Debugging i.d.R. auch ein List-File erzeugt, dem u.a. die Adressen der Assembleranweisungen zu entnehmen sind.

Dadurch stehen dem Entwickler von Assemblerprogrammen praktisch die gleichen Hilfsmittel wie bei der Hochsprachenentwicklung zur Verfügung. D.h., es können **und sollten** die gleichen Programmiertechniken angewendet werden:

- Strukturierung (Unterprogramme, Makros bzw. Dateien)
- aussagekräftige Label für Konstanten und Sprungziele
- Kommentare
- Debugging (z.B. **Single-Stepping**, **Breakpoints**)

#### Programmierhinweise

Bei der Programmierung in Assembler steht ein unmittelbarer Zugriff auf die Hardware(-Software-Schnittstelle) zur Verfügung. Dadurch können und müssen aber auch (im Vergleich zur Hochsprachenprogrammierung) mehr Details berücksichtigt werden.

Daher bietet sich für die Assemblerprogrammierung folgende Vorgehensweise an:

- 1) Programmablaufplan erstellen
- 2) Bestimmung der erforderlichen Konstanten und Variablen
- 3) Festlegung der Register- und Speicherbelegung (für Programm und Daten) (dabei entscheiden, ob Daten global im Speicher oder lokal beim (Unter)Programm gehalten werden)
- 4) Label vergeben für Daten (Variablen und Konstanten) und Programmabschnitte (mindestens Sprungziele)
- 5) explizites Initialisieren aller Variablen und des Stack Pointers nicht vergessen !!!
- 6) dann zunächst Programmfunktionalität schrittweise als Kommentar hinschreiben
- 7) erst danach ausprogrammieren

<u>Tipp:</u> Konstanten wegen Wartbarkeit explizit und möglichst global und zentral anlegen (Bei größeren Projekten wird in der Praxis mit *Include-Dateien* gearbeitet.)

#### Format eines Assemblerbefehls

Label Op-Code Operand(en) Kommentar (nach ";")

LOOP: ADDA addr ; Add variable at [addr] to A

#### **Assembler-Direktiven (Pseudobefehle)**

sind Anweisungen an den Assembler, die nicht in Maschinenbefehle übersetzt werden. Üblich sind Anweisungen wie:

- .ORG (Programm-)Ladeadresse. Gibt an, ab welcher Adresse der nachfolgende Programmcode bzw. Datenbereich im Speicher liegen soll, nachdem das Programm geladen wurde.
- .BYTE Reservierung von Speicherplatz (Anzahl Bytes) für Variablen. Die **Variable** erhält die Adresse des ersten reservierten Speicherplatzes. Der Speicherinhalt ist undefiniert.
- .DB Spezifiziert 8 Bit-**Konstante**, die im Speicher abgelegt wird.
- .DW Spezifiziert 16 Bit-Konstante, der in zwei auf einander folgenden Adressen abgelegt wird.
  .DB und .DW können auch mehrere Parameter oder Ausdrücke haben (Trennung durch Komma).
- .EQU Dem Bezeichner im Label-Feld wird der Wert im Operandenfeld zugewiesen. D. h. der Bezeichner kann im Programm anstelle des Wertes verwendet werden (vgl. Konstantendeklaration in Hochsprachen).
- .EXIT Ende des zu assemblierenden Programmtextes, oft mit Angabe der Startadresse bzw. –marke; sonst Ende am File-Ende.
- ; Kommentar(zeile)

Bei manchen Assemblern:

\* in einem Ausdruck: aktuelle Adresse, die gerade assembliert wird (*Program location counter*), d. h. Festlegung zur Assemblierzeit

#### Beispielprogramm für den H6809

Multiplikation durch fortgesetzte Addition

Algorithmus im Pseudocode:

```
MCND aus Speicherstelle holen;
MPY aus Speicherstelle holen;
PROD = 0;
CNT = MPY;
WHILE CNT <> 0 DO {
    PROD = PROD +MCND;
    CNT --; }
```

| Addr         | Conte | ents | Label  | Op-code      | Operand |    | Comments                    |
|--------------|-------|------|--------|--------------|---------|----|-----------------------------|
| 2A40         | 4 E   |      | START: | .ORG<br>CLRA | \$2A40  | ;  | Multiply MCND by MPY. Init. |
| 2A40<br>2A41 |       | C00  | SIAKI: | STA          | PROD    | i. | Set PROD to 0               |
| 2A41         |       | C02  |        | LDA          | MPY     |    | Set CNT equal to MPY        |
|              |       | C01  |        | STA          | CNT     |    | and do loop MPY times       |
| 2A4A         |       |      | LOOP:  | LDA          | CNT     |    | Done if CNT = 0             |
| 2A4D         |       | .0   | HOOI.  | BEQ          | OUT     | ′  | Done ii eni – o             |
|              |       | 'F   |        | ADDA         | #-1     |    | Else decrement CNT          |
|              |       | C01  |        | STA          | CNT     | ,  | Libe deciement en           |
| 2A54         |       | C00  |        | LDA          | PROD    | ;  | Add MCND to PROD            |
| 2A57         |       | C03  |        | ADDA         | MCND    | ;  |                             |
| 2A5A         |       | C00  |        | STA          | PROD    | ,  | 7                           |
|              |       | lB   |        | BRA          | LOOP    | ;  | Repeat the loop again       |
| 2A5F         | B6 2  | C00  | OUT:   | LDA          | PROD    | ;  |                             |
| 2A62         | 7E 1  | 000  |        | JMP          | \$1000  | ;  | Return to operating syst.   |
|              |       |      |        |              |         | -  | 1 5 1                       |
|              |       |      |        | .ORG         | \$2C00  |    |                             |
| 2C00         | ??    |      | PROD:  | .BYTE        | 1       | ;  | Storage for PROD            |
| 2C01         | ??    |      | CNT:   | .BYTE        | 1       | ;  | Storage for CNT             |
| 2C02         | 05    |      | MPY:   | .DB          | 5       | ;  | Multiplier value            |
| 2C03         | 17    |      | MCND:  | .DB          | 23      | ;  | Multiplicand value          |
|              |       |      |        | .EXIT        | START   |    |                             |
|              |       |      |        |              |         |    |                             |

## Übliche Speicherorganisation

Aufteilung des Speichers in einen Programm- und Datenbereich, der von den niedrigeren zu den höheren Adressen wächst, sowie einen Stack (Stapel), der von einer höheren Speicheradresse zu niedrigeren Adressen hin wächst.



Im Beispiel hier: Speicher mit 16 Bit-Adressraum mit Wortorganisation von 16 Bit und Byteadressierung (*little endian*).

## **8.3.2** Unterprogramme (Subroutines)

Unterprogramme entsprechen PROCEDUREs, FUNCTIONs in Hochsprachen. Sie bilden eine Anweisungssequenz, die nur einmal geschrieben, aber beliebig häufig (von verschiedenen Stellen) aufgerufen werden kann. Es wird also nur einmal der entsprechende Code im Speicher abgelegt.

#### Probleme:

- Aufruf des Unterprogramms ("gerufenes Programm") erfordert Retten des Prozessorstatus des "rufenden Programms", zumindest der Rückkehradresse
- Verlassen des Unterprogramms durch Rücksprung an gerettete Rückkehradresse im "*rufenden Programm*"
- Parameterübergaben an das Unterprogramm und zurück an das rufende Programm
- geschachtelte und ggf. rekursive/wiedereintrittsfähige Unterprogramme.

Oft ist die Schachtelungstiefe und damit auch die Anzahl an zu übergebenden Parametern zur Assemblier-(Kompilier) Zeit nicht bekannt (z.B. bei Rekursionen). Deshalb muss eine dynamische Datenstruktur verwendet werden.

Üblicherweise werden Stapel (**Stack**) für die Rückkehradresse (Return Stack) und für zu rettende Daten verwendet.

Der Stapelzeiger (**Stack Pointer**) wird vom Hauptprogramm bzw. Betriebssystem auf freien Bereich im RAM initialisiert.

Der Stack Pointer zeigt beim H6809 auf die erste freie Speicherzelle vor dem "**Top of Stack**" (TOS). (Bei anderen Prozessoren kann er auch auf den TOS selbst zeigen.)

#### Unterprogrammaufruf: JSR Sub

Back: ... ; ab hier weiter

Push der Adresse der nächsten Anweisung (*Back*) auf den Stapel; d.h., Schreiben des aktuellen PC auf den Stack und Dekrementieren des SP per Hardware durch die Kontrolleinheit.

Sprung an die Unterprogramm-Einsprungadresse *Sub* durch Laden des Program Counters.

## Verlassen des Unterprogramms:

**Sub:** ... ; Unterprogr.anweisungen

**RTS** 

Pop (*Back*) vom Stapel; d.h., Inkrementieren des SP und Laden des PC mit der Rückkehradresse per Hardware, dadurch Sprung an Adresse *Back*.

#### - Parameterübergabe an Unterprogramme:

hier keine explizite Unterstützung (sonst meist über Register oder Stack)

## Beispielprogramm mit Unterprogramm Zählt die Anzahl Einsen in einem 16-Bit-Wort

| Addr | Сс         | ntents | Label    | Opc.    | Operand      |   | Comments                   |
|------|------------|--------|----------|---------|--------------|---|----------------------------|
|      |            |        | SYSRET:  | .EQU    | \$1000       | ; | Operating system address   |
|      |            |        |          | .ORG    | \$0100       | ; | init. small stack          |
| 0100 | 33         |        | STK:     | .BYTE   | 7*2          | ; | Space for 7 return addr.   |
| 0100 |            |        | STKE:    | .EQU    | *-1          | ; | Init. of address for SP    |
|      |            | 5B29   | TWORD:   | .DW     | \$5B29       | ; | Test word to count 1s      |
|      |            |        |          | .ORG    | \$2000       |   |                            |
| 2000 | 8F         | 201A   | MAIN:    | LDS     | #STKE        | ; | Initialize SP              |
| 2003 | ΒE         | 201A   |          | LDX     | TWORD        | ; | Get test word              |
| 2006 | BD         | 201C   |          | JSR     | WORDCT       | ; | Count number of 1s in it   |
| 2009 | 7E         | 1000   |          | JMP     | SYSRET       | ; | Return to operating system |
| 201C |            |        | ; subrou | tine WO | DRDCNT       | ; | Count the number of `1'    |
| 201C |            |        |          |         |              | ; | bits in a word.            |
| 201C |            |        |          |         |              | ; | Enter with word in X.      |
| 201C |            |        |          |         |              | ; | Exit with count in A.      |
| 201C | BF         | 2032   | WORDCT:  | STX     | CWORD        | ; | Save input word            |
| 201F | В6         | 2032   |          | LDA     | CWORD        | ; | Get high-order byte        |
| 2022 | BD         | 2035   |          | JSR     | BYTECT       | ; | Count 1s                   |
| 2025 | B7         | 2034   |          | STA     | W1CNT        | ; | Save '1' count             |
| 2028 | В6         | 2033   |          | LDA     | CWORD+1      | ; | Get low-order byte         |
| 202B | BD         | 2035   |          | JSR     | BYTECT       | ; | Count 1s                   |
| 202E | BB         | 2034   |          | ADDA    | W1CNT        | ; | Add high-order count       |
| 2031 | 39         |        |          | RTS     |              | ; | Done, return               |
| 2032 | ??         |        | CWORD:   | .BYTE   | 1*2          | ; | Save word being counted    |
| 2034 | ??         |        | W1CNT:   | .BYTE   | 1            | ; | Save number of 1s          |
| 2035 |            |        | ; subrou | tine B  | YTECNT       | ; | Count the number of '1'    |
| 2035 |            |        |          |         |              | ; | bits in a byte.            |
| 2035 |            |        |          |         |              | ; | Enter with byte in A.      |
| 2035 |            |        |          |         |              | ; | Exit with count in A.      |
| 2035 | В7         | 2061   | BYTECT:  | STA     | CBYTE        | ; | Save input byte            |
| 2038 | 4 F        |        |          | CLRA    |              | ; | Initialize '1' count       |
| 2039 | В7         | 2062   |          | STA     | B1CNT        |   |                            |
| 203C | 8E         | 2059   |          | LDX     | #MASKS       | ; | Point to 1-bit masks       |
| 203F | <b>A</b> 6 |        | BLOOP:   | LDA     | @X           | ; | Get next bit mask          |
| 2040 | B4         | 2061   |          | ANDA    | CBYTE        | ; | Is there a '1' there?      |
| 2043 | 27         | 08     |          | BEQ     | BNO1         | ; | Skip if not                |
| 2045 | В6         | 2062   |          | LDA     | B1CNT        | ; | Otherwise increment        |
| 2048 | 8B         | 01     |          | ADDA    | #1           | ; | '1' count                  |
| 204A | В7         | 2062   |          | STA     | B1CNT        |   |                            |
| 204D | 30         | 0001   | BNO1:    | ADDX    | #1           | • | Point to next mask         |
| 2050 | 8C         | 2061   |          | CMPX    | #MASKE       |   | Past last mask?            |
| 2053 | 26         | EA     |          | BNE     | BLOOP        | - | Continue if not            |
| 2055 | В6         | 2062   |          | LDA     | B1CNT        |   | Put total count in A       |
| 2058 | 39         |        |          | RTS     |              | - | Return                     |
| 2059 |            |        |          |         |              | - | Define 1-bit masks to test |
| 2059 |            |        |          |         |              |   | bits of byte               |
| 2059 |            | 02010  | MASKS:   | .DB     | \$80,\$40,\$ |   | ),\$10,\$8,\$4,\$2,\$1     |
| 205D | 080        | 40201  |          |         |              |   | local const. and var.      |
| 2061 |            |        | MASKE:   | .EQU    | *            |   | Address just after table   |
| 2061 | ??         |        | CBYTE:   | .BYTE   |              |   | Save byte being counted    |
| 2062 | 3.5        |        | B1CNT:   | .BYTE   |              | ; | Save '1' count             |
| 2063 |            |        |          | .EXIT   | MAIN         |   |                            |

#### Hauptprogramm:

- initialisiert den Stapelzeiger und reserviert Platz für den Stapel (7 Worte)
- bereitet Testwort für Parameterübergabe im X-Register vor
- Sprung in Unterprogramm WORDCT
- Rückkehr ins Betriebssystem

#### Unterprogramm WORDCT:

- zählt die Anzahl von Einsen in dem als Parameter (Adresse im X-Register) übergebenen Wort
- ruft dazu das Unterprogramm BYTECT zweimal auf (Parameterübergabe jeweils im Akkumulator)
- addiert die Anzahl gezählter Einsen in beiden Bytes und kehrt ins Hauptprogramm zurück (Parameterübergabe ebenfalls im Akkumulator)

#### Unterprogramm BYTECT:

- zählt die Einsen des im Akkumulator übergebenen Bytes
- gibt Ergebnis im Akkumulator an das rufende Programm zurück

#### Stapelinhalt im Verlauf der Programmausführung



Die Verwaltung der Unterprogramm-Rückkehradressen mittels eines Stapels als dynamische Datenstruktur ist heute Standard bei Mikroprozessoren.

Vorteile: Beliebig geschachtelte und rekursive Unterprogramme sind leicht implementierbar.

Der Stapel ist auch für andere Zwecke wie Parameterübergabe an Unterprogramme und die Auswertung arithmetischer Ausdrücke sehr gut geeignet.

Es gibt auch Prozessoren, die gar kein(e) Arbeitsregister oder Akkumulator(en) besitzen und alle Operationen nur auf dem Stapel abwickeln (Stack-Maschinen, s.u.).

### 8.3.3 Makros

Um Assemblerprogramme übersichtlicher zu gestalten und um für wiederkehrende Programmstücke nicht immer den gleichen Code schreiben zu müssen, werden <u>Makros</u> verwendet.

#### Format:

.MACRO macroname

. . .

Anweisungsliste

. . .

.ENDMACRO

Im Gegensatz zu Unterprogrammen wird <u>an jeder Stelle</u> des Makroaufrufs der entsprechende Code eingefügt. Dadurch wird der mit einem Unterprogrammaufruf verbundene (Zeit-) Aufwand eingespart, aber mehr Speicher gebraucht.

Nichtsdestotrotz können (eine beschränkte Anzahl) <u>formale</u> Parameter an Makros übergeben werden, um den Code für die jeweilige Verwendung zu spezialisieren.

Immer wenn der Makroname im Programm auftaucht, wird das Makro expandiert, indem an diese Stelle die Anweisungen eingetragen werden.

Die formalen Aufrufparameter sind im Makro der Reihe nach beginnend mit @0 zugreifbar.

Beim Aufruf des Makros ersetzt der Assembler (zur Assemblierzeit) die formalen Parameter durch die <u>aktuellen</u> Parameter.

#### Beispiele:

#### **Emulation des Befehls INCA**

```
.MACRO INCA; increment accu

ADDA #1; by simplified notation; needs still two bytes of; memory and a number of; clock cycles
.ENDMACRO; end macro INCA
```

Aufruf mit: INCA

#### Emulation des Befehls SUBA #data

```
.MACRO SUBA; subtract immediately
STA temp; assumes a single auxiliary; memory cell for all macros
LDA #@0; put in actual constant; parameter labeled @0
NEGA; build 2's-complement
ADDA temp; perform subtraction
.ENDMACRO; end macro SUBA
```

Aufruf z.B. mit: SUBA \$12

## 8.4 Stackmaschine

## 8.4.1 Grundprinzip

Die Stackmaschine ist eine Prozessorarchitektur, bei der alle Operationen mit einem Stapel (Stack) anstelle von Akkumulator oder Universalregistern abgewickelt werden.

Beispiele: HP300, HP3000, Bouroughs 6700, RTX 2000, Transputer

Reine Stackmaschinen sind als Prozessoren bis auf spezielle (Low Cost-)Anwendungen heute kaum noch von Bedeutung, aber Unterstützung von Stack-Mechanismen in praktisch allen modernen Prozessoren vorhanden.



#### **Beispiel:** ADD

TEMP $\leftarrow$ MEM (SP); SP $\leftarrow$ SP + 1; MEM (SP)  $\leftarrow$ TEMP + MEM (SP);

## Vergleiche: Stapel von Büchern



Der Stapel (Stack) ist i.d.R. im Hauptspeicher als eigentlicher Arbeitsbereich angelegt. Im Prozessor sind nur Hilfsregister:

- Stackpointer SP
- temporäres Register TEMP.

Der Stack könnte im Prinzip auch alternativ im Prozessor angeordnet sein (heute nicht mehr üblich).

Evtl. enthält eine Stack-Maschine weitere Register zur Unterstützung einer flexiblen Adressierung sowie Statusregister.

Der Befehlssatz enthält die charakteristischen Operationen:

**PUSH B**: Legt Wort (Kopie) von Speicheradresse B auf die Spitze des Stapels.

⇒ Stapel wächst um eine Position

⇒ SP dekrementieren

**POP B**: "Entfernt" Wort an Spitze des Stapels und legt es unter der Adresse B im Speicher ab

⇒ Stapel schrumpft um eine Position

⇒ SP inkrementieren

Verknüpfungsoperationen wie ADD, AND etc. spezifizieren keine Operanden explizit, sondern verknüpfen die beiden Worte an der Stapelspitze, entfernen diese und legen das Ergebnis wieder auf der Stapelspitze ab.

⇒ Stapel schrumpft um eine Position.

Beispiel: C = A + B



Der Stack wächst von höheren zu kleineren Speicheradressen), d.h. der Stackpointer wird bei PUSH erniedrigt und bei POP erhöht.

Beachte: Der Stackpointer zeigt hier auf das *oberste* **belegte** Element im Stack (TOS: Top of Stack).

<u>Achtung:</u> Der Stack wird auch für <u>Rückkehradressen</u> bei Unterprogrammsprüngen verwendet (return address stack).

## 8.4.2. Befehlsverarbeitung bei Stackmaschinen<sup>2</sup>

#### PUSH/POP-Befehle

PUSH addr, POP addr

Das Wort an Speicheradresse *addr* kann auf den Stapel geladen (**PUSH**) bzw. vom Stapel entfernt und an der Adresse *addr* abgelegt werden (**POP**).

Bei der hier zugrunde gelegten Wortorganisation der Operanden (16 Bit), also auch des Stacks, wird der SP immer um 2 erhöht bzw. erniedrigt. Er zeigt hier direkt auf den TOS.



Universität Osnabrück

<sup>&</sup>lt;sup>2</sup> analog zur Stackmaschine H11 nach John F. Wakerly: Microcomputer Architecture and Programming; John Wiley & Sons, New York, 1981

#### **Andere PUSH/POP-Befehle**

- PUSH #data
   Konstante data wird unmittelbar auf dem Stack abgelegt.
- PUSHT / PUSHS
   Spitze bzw. 2. Wort des Stacks wird auf Stack kopiert.
- PUSHX 'Push' von X-Registerinhalt (Kopie) auf den Stack.
- PUSH offset(X), POP offset(X)

'PUSH' von Stackwort mit Adresse in Register X plus Offset (-128 ... + 127) auf Stack, bzw. 'POP' von Wort an Stackspitze über X an die indizierte Adresse im Stack. Das X-Register hat hier die Funktion eines Stack Frame Pointers.



### Typische Befehle für die indirekte Adressierung

(z. B. für Zugriff auf Felder)

#### - VAL

Ersetzt Adresse an TOS durch zugehörigen Wert im Speicher.

→ Variablenwert holen

#### - STOW

Speichert Wort an TOS unter Adresse im 2. Stackwort (SOS) ab und entfernt beide Worte vom Stack.

→ Variablenwert wegschrieben

#### SP- und X-Register-Befehle

LD r, #data und LD r, addr

Laden des Registers r (SP oder X) mit Konstante data bzw. dem Wert, der unter Adresse addr im Speicher steht

#### - LDXS

Lädt den Registerinhalt vom SP nach X. (als Referenz für Zugriffe im Stackframe, z.B. für Parameterübergabe an Unterprogramme)

- ST r, addr

Speichert Inhalt von SP- bzw. X-Register unter Adresse *addr* im Speicher ab.

- ADD r, #offset

Addiert offset zum SP- bzw. X-Register.

#### Verzweigungs- und Sprungbefehle

Analog zur H6809.

#### Arithmetische und logische Befehle

Operationen auf Daten erfolgen nur an der Stackspitze.

'Nulladress-Befehle', da keine explizite Adressangabe erforderlich.

#### 1-Operandenbefehle:

Verändern den Wert an der Stapelspitze (TOS = Top of Stack)

#### 2-Operandenbefehle:

Verknüpfen und entfernen die ersten beiden Elemente des Stack und legen das Resultat wieder auf dem Stack ab.

## Beispiel für Arithmetik mit dem H11



## 8.4.3 Assemblerprogramm-Beispiel

## Beispiel: Multiplikation durch wiederholte Addition (s.o.)

| Addr         | Cor | ntents | Label  | Op-<br>code   | Operand      | Comments                                              |
|--------------|-----|--------|--------|---------------|--------------|-------------------------------------------------------|
| 2A40         |     |        | SPROD: | .ORG<br>.EQU  | \$2A40<br>-2 | ;Multiply MCND by MPY. ;Offset to PROD in stack frame |
| 2A40         |     |        | SCNT:  | . EQU         | -4           | ;Offset to CNT                                        |
| 2A40         |     |        | SMCND: | . EQU         | -6           | ;Offset to MCND                                       |
| 2A40         |     |        | ;      | Assume        | s SP has al  | lready been loaded on entry.                          |
| 2A40         | 24  |        | START: | LDXS          |              | ;Set up stack frame pointer.                          |
| 2A41         | 04  |        |        | PUSHT         |              | ;Push a word onto the stack.                          |
| 2A42         |     |        |        | CLR           |              | ;Clear it (initial PROD).                             |
| 2A43         |     | 2C00   |        | PUSH          | MPY          | ;Set CNT equal to MPY.                                |
| 2A46         |     |        |        | PUSH          | MCND         | ;Make a copy of MCND in stack                         |
| 2A49         |     |        |        | JMP           | IN           | ;Do the loop MPY times.                               |
| 2A4C         | -   | FFFF   | LOOP:  | PUSH          | #-1          | ;Decrement CNT.                                       |
|              | 14  | ПС     |        | ADD           | C CNTTT (37) |                                                       |
| 2A50         |     | FC     |        | POP           | SCNT (X)     | Mala a game of MOND                                   |
| 2A52<br>2A53 |     | ממ     |        | PUSHT<br>PUSH | CDDOD (V)    | ;Make a copy of MCND.                                 |
| 2A53<br>2A55 |     | ГĿ     |        | ADD           | SPROD (X)    |                                                       |
| 2A55<br>2A56 |     |        |        | POP           | SPROD (X)    |                                                       |
| 2A58         |     |        | IN:    | PUSH          | SCNT (X)     | ; Push a copy of CNT.                                 |
| 2A5A         |     | F0     | TIN •  | BNE           | LOOP         | ;Continue if not yet zero.                            |
| 2A5C         |     |        | DONE:  | ADD           | SP,#6        | ;Else clean up stack.                                 |
| 2A5E         |     |        | 201121 | JMP           | \$1000       | ;Return to operating system,                          |
| 2A61         |     |        | ;      |               | ,            | ;PROD is at the top of stack.                         |
| 2A61         |     |        | •      | .ORG          | \$2C00       | , <u>-</u>                                            |
| 2C00         | 05  |        | MPY:   | .DW           | 5            | ;Multiplier value.                                    |
| 2C02         | 17  |        | MCND:  | .DW           | 23           | ;Multiplicand value.                                  |
| 2C04         |     |        |        | .EXIT         | START        | _                                                     |



# 8.5 Registermaschine

## 8.5.1 Grundprinzip

Eine Registermaschine ist eine Prozessorarchitektur mit einem Satz von Universal-Registern (general purpose registers; typisch 16 - 32), die die Aufgabe von Rechen- bzw. Adressregistern übernehmen.

#### Vorteile:

 Mehr Daten können gleichzeitig im Prozessor gehalten werden.

(weniger Speicherverkehr → schnellere Ausführung)

 Funktion der Register kann flexibel (zur Assemblierzeit) festgelegt werden.

Registermaschinen sind daher die Standardarchitektur bei modernen Mikroprozessoren.

Wichtige **Varianten von Registermaschinen** sind je nach Ort der verknüpften Operanden:

reg – mem mem – mem reg – reg

#### Register-Memory-Architektur (reg-mem)



Beispiel: ADD R1, R3, B

R1←R3 + MEM (B)

Zieloperand und ein Quelloperand sind Register.

Ein zweiter Quelloperand kann ein Speicherwort sein.

#### Memory-Memory-Architektur (mem-mem)

Quelle und Ziel können zugleich im Speicher liegen (Speicheroperanden).

Die Memory-Memory-Architektur ist bei modernen Rechnerarchitekturen heute kaum noch gebräuchlich.

#### Register-Register-Architektur (Load/Store-Architektur)



Beispiel: ADD R1, R2, R3

R1 ← R2 + R3

Verknüpfungsoperationen finden <u>nur</u> auf Registern statt, also nur Registeropreationen.

Der Speicherverkehr erfolgt daher <u>ausschließlich</u> über LOAD/STORE-Befehle.

<u>Vorteil:</u> einfaches Befehlsformat fester Länge, damit einfache Code-Generierung durch Compiler und schnelle Hardware-Implementierung.

Nachteil: Mehr Befehle, d.h. längerer Code

Die LOAD/STORE-Architektur ist typisch für moderne RISC-Prozessoren (Reduced Instruction Set Computer; s. Kap. 9).

# 8.5.2 Organisation der hypothetischen Registermaschine HATmega16

Die hypothetische Registermaschine HATmega16<sup>3</sup> ist eine Untermenge des realen RISC-Mikrocontrollers Atmel ATmega16.

Sie zeigt für moderne Registermaschinen typische Grundkonzepte, konkret eine reg-reg-Maschine bzw. Load/store-Architektur.

#### **Charakteristika**

- Datenwortlänge 8 Bit
- 32 Datenregister à 8 Bit

davon 3 Registerpaare als Adressregister à 16 Bit nutzbar

- getrennter Adressraum (und Speicher) für Befehle und Daten (*Harvard-Architektur* eher untypisch)
- Programmspeicher: 16-Bit-Adressen, <u>Wortlänge 16 Bit</u> für Instruktionen
- Datenspeicher: 16-Bit-Adressen, <u>Wortlänge 8 Bit</u> für Daten
- RISC-Befehlssatz (Load/Store-Architektur, Befehlsformat fester Länge)
- indirekte und indizierte Adressierung
- Stapel für Unterprogramm-Rückkehradressen

Beachte: Programm- und Datenspeicher separat und mit unterschiedlichen Wortlängen

\_

<sup>&</sup>lt;sup>3</sup> nach Prof. Erik Maehle, Institut für Technische Informatik, Universität zu Lübeck

#### Blockdiagramm des HATmega16



#### 32 Universalregister à 8 Bit

#### Spezielle Register:

PC Befehlszähler (16 Bit)

IR Befehlsregister (16 Bit)

Z Zero-Flag (1 Bit)

SP Stackpointer

(16 Bit; <u>liegt im Datenspeicher</u> und zeigt

auf erste freie Speicherstelle)

ALU (8 Bit-Rechenwerk)

Control Unit (Steuerwerk)

Program Memory (Programmspeicher)

Data Memory and I/O (Datenspeicher und Ein-/Ausgabeschnittstellen im selben Adressbereich)

#### Programmiermodell des HATmega16

|    | 15   | 0    | 1                    |
|----|------|------|----------------------|
| PC |      |      |                      |
|    | 7 0  | 7 0  |                      |
|    | R1   | R0   |                      |
|    | R3   | R2   |                      |
|    |      |      |                      |
|    | :    | :    |                      |
|    | R21  | R20  |                      |
|    | R23  | R22  |                      |
|    | R25  | R24  |                      |
|    | R27  | R26  | X-Reg. high.low Byte |
|    | R29  | R28  | Y-Reg. high.low Byte |
|    | R31  | R30  | Z-Reg. high.low Byte |
|    | 15   | 0    |                      |
| SP | \$5E | \$5D | Im Datenspeicher!    |
|    |      |      | l <b>– –</b> ,       |
|    |      |      | Z-Flag               |

Byte-Operationen mit allen Registern R0 bis R31

Alle Register können die Rolle eines Akkumulators übernehmen (Datenregister).

Sonderrolle der Register R26 bis R31:

| R26.R27 | X-Pointer (16 Bit) |
|---------|--------------------|
| R28.R29 | Y-Pointer (16 Bit) |
| R30.R31 | Z-Pointer (16 Bit) |

Sie können auch als Doppelregister auch die Rolle von Adressregistern (Zeiger-, Indexregistern) übernehmen.

Das Z-Flag wird in Abhängigkeit vom Ergebnis der letzten Datenmanipulations-Operation gesetzt, egal mit welchem Universal-Register.

Der Stackpointer (16 Bit) ist im *Datenspeicher* untergebracht und kann auch entsprechend angesprochen werden:

| \$5E | SPH | Stackpointer High Byte |
|------|-----|------------------------|
| \$5D | SPL | Stackpointer Low Byte  |

# 8.5.3 Befehlssatz des HATmega16

| Mnemo.   | Operand. | Description                       | Operation                                    | Flags | Clock |
|----------|----------|-----------------------------------|----------------------------------------------|-------|-------|
|          |          | Arithmetic and Logi               | c Instructions                               |       |       |
| ADD      | Rd, Rr   | Add without Carry                 | Rd ← Rd + Rr                                 | Ζ     | 1     |
| AND      | Rd, Rr   | Logical AND                       | $Rd \leftarrow Rd \wedge Rr$                 | Ζ     | 1     |
| COM      | Rd       | One's Complement                  | Rd ← \$FF - Rd                               | Z     | 1     |
| NEG      | Rd       | Two's Complement                  | Rd ← \$00 - Rd                               | Z     | 1     |
| INC      | Rd       | Increment                         | Rd ← Rd + 1                                  | Z     | 1     |
| DEC      | Rd       | Decrement                         | Rd ← Rd - 1                                  | Ζ     | 1     |
| CP       | Rd, Rr   | Compare                           | Rd - Rr                                      | Ζ     | 1     |
| CPI      | Rd, K    | Compare with Immediate            | Rd - K                                       | Ζ     | 1     |
| TST      | Rd       | Test for Zero                     | $Rd \leftarrow Rd \wedge Rd$                 | Ζ     | 1     |
| CLR      | Rd       | Clear Register                    | $Rd \leftarrow Rd \oplus Rd$                 | Ζ     | 1     |
|          |          | Branch Instru                     | uctions                                      |       |       |
| RJMP     | k        |                                   | PC ← PC + k + 1                              | -     | 2     |
| JMP      | k        | Jump                              | PC ← k                                       | -     | 3     |
| CALL     | k        | Call Subroutine                   | PC ← k                                       | -     | 4     |
| RET      |          | Subroutine Return                 | PC ← STACK                                   | -     | 4     |
| BREQ     | k        | Branch if Equal                   | if $(Z = 1)$ then $PC \leftarrow PC + k + 1$ | -     | 1/2   |
| BRNE     | k        | Branch if Not Equal               | if $(Z = 0)$ then $PC \leftarrow PC + k + 1$ | -     | 1/2   |
|          |          | Data Transfer In                  | structions                                   |       |       |
| MOV      | Rd, Rr   | Copy Register                     | $Rd \leftarrow Rr$                           | 1     | 1     |
| LDI      | Rd, K    | Load Immediate                    | $Rd \leftarrow K$                            | -     | 1     |
| LDS      | Rd, k    | Load Direct from Data Space       | $Rd \leftarrow (k)$                          | 1     | 2     |
| LD       | Rd, Z    | Load Indirect                     | $Rd \leftarrow (Z)$                          | 1     | 2     |
| LD       | Rd, Z+   | Load Indirect and Post-Increment  | $Rd \leftarrow (Z), Z \leftarrow Z+1$        | 1     | 2     |
| LD       | Rd, -Z   | Load Indirect and Pre-Decrement   | $Z \leftarrow Z - 1$ , $Rd \leftarrow (Z)$   | 1     | 2     |
| LDD      | Rd, Z+q  | Load Indirect with Displacement   | $Rd \leftarrow (Z + q)$                      | -     | 2     |
| STS      | k, Rr    | Store Direct to Data Space        | (k) ← Rd                                     | -     | 2     |
| ST       | Z, Rr    | Store Indirect                    | (Z) ← Rr                                     | 1     | 2     |
| ST<br>ST | Z+, Rr   | Store Indirect and Post-Increment | (Z) ← Rr, Z ← Z + 1                          | 1     | 2     |
| ST       | -Z, Rr   | Store Indirect and Pre-Decrement  | $Z \leftarrow Z - 1$ , $(Z) \leftarrow Rr$   | •     | 2     |
| STD      | Z+q,Rr   | Store Indirect with Displacement  | (Z + q) ← Rr                                 | -     | 2     |
| PUSH     | Rr       | Push Register on Stack            | STACK ← Rr                                   | -     | 2     |
| POP      | Rd       | Pop Register from Stack           | Rd ← STACK                                   | -     | 2     |
|          |          | MCU Control In                    | structions                                   |       |       |
| NOP      |          | No Operation                      |                                              | -     | 1     |

Rd: Destination (and Source) Register in the Register File

Rr: Source Register in the Register File

K: Constant data k: Constant address

X,Y,Z: Indirect Address Register

(X=R27:R26, Y=R29:R28 and Z=R31:R30)

q: Constant Displacement for direct addressing (6-bit)

Arithmetische und logische Befehle haben nur Registeroperanden, keine Speicheroperanden (reg-reg-Architektur).

Der Zugriff auf den Datenspeicher erfolgt allein über Load/Store-Befehle mit diversen Adressierungsarten (Load/Store-Architektur).

Keine eigenen Befehle für Adressregister X, Y, Z oder SP.

Adressierungsarten für X- und Y-Register wie für Z-Register, aber indizierte Adressierung (indirekt mit Displacement) nicht für X-Register.

Unbedingte Sprungbefehle absolut (JMP) oder relativ (RJMP), bedingte Sprungbefehle nur relativ (BREQ, BRNE).

Compare/Test-Befehle zum Setzen des Z-Flags vor bedingten Sprüngen (TST, CP, CPI).

Achtung: Nur arithm./log. Befehle und Compare-Befehle beeinflussen das Z-Flag, nicht z. B. Ladebefehle.

Unterprogrammaufruf/-rückkehr mittels Rückkehradresse auf dem Stack (CALL, RET).

Überlappung von Befehlshol- und Ausführungsphase, d.h. während ein Befehl ausgeführt wird (*execute*), wird schon der nächste Befehl geholt (*fetch*).

#### Befehlsausführungszeiten:

- einfache Ein-Wortbefehle: 1 Takt (z.B. ADD, CLR)

Load/Store-Befehle: 2 Takte (z.B. LDS, STS)

- Branch-Befehle: 1 Takt bzw. 2 Takte (no/yes),

(z. B. BREQ)

- Unterprogramm-Befehle: 4 Takte (CALL, RET)

#### **Befehlstypen**

- 0-Operandenbefehle

Beispiel: NOP

- 1-Operandenbefehle mit Registeroperand

Beispiel: CLR R1 ; Lösche R1

- 2-Operandenbefehle

Operand1: Register

Operand2: Register, Speicheroperand oder

unmittelbarer Operand

#### Beispiele:

ADD R1, R3 ; Addiere R3 zu R1

LDS R1, addr ; Lade MEM(addr) nach R1

**LDI R1, 15** ; Lade Wert 15 in R1

Load-Store-Befehle sind "Eineinhalbadress-Befehle" (vgl. "Einadress-Befehle" bei Akkumulatormaschine)

#### Befehlsformate (feste Länge)

- 1-Wort-Befehle (16 Bit)

Beispiel: ADD R1, R3



Rd: Destination and Source Register

Rr: Source Register

- 2-Wort-Befehle (32 Bit), mit Speicheradresse (für das Datum) im 2. Wort

Beispiel: LDS R1, \$100

| OpCode   | d | dddd | OpCode |
|----------|---|------|--------|
| 1001 000 | 0 | 0001 | 0000   |

| address |      |      |      |  |  |
|---------|------|------|------|--|--|
| 0000    | 0001 | 0000 | 0000 |  |  |

# 8.5.4 Assemblerprogrammierung des HATmega16

#### Format eines Assemblerbefehls

Label Op-Code Operand(s) Comment

LOOP: ADD R16, R19 ; Add R16 to R19

#### Assembler-Direktiven (vollständiger als oben)

.DEF Symbol = Reg definiert einen symbolischen Namen

für ein Register

.ORG adr setzt Ladeadresse für Programm- oder

Datenbereich

.CSEG leitet Codesegment ein

.DSEG leitet Datensegment ein

.BYTE *n* reserviert *n* Byte (nur Datensegment)

.DW w definiert Wort- bzw. Byte-Konstante

.DB b mit Wert w bzw. b (nur Codesegment).

Auch Liste von Werten möglich.

.EQU Symbol = expr. setzt ein Symbol gleich einem Aus-

druck. Das Symbol kann dann anstelle

des Ausdrucks verwendet werden

(Wert nicht änderbar)

.SET label = expr. weist einem Label einen Wert zu, der

immer anstelle des Codes eingesetzt

wird (Wert änderbar)

.MACRO macroname legt ein Makro an

.ENDMACRO oder

.ENDM schließt ein Makro ab

.INCLUDE "file" fügt File ein (z. B. Symboldefinitionen)

# Beispielprogramm: Multiplikation durch wiederholte Addition (vgl. oben)

Algorithmus im Pseudocode:

```
MCND = 23;
MPY = 5;
PROD = 0:
CNT = MPY:
WHILE CNT <> 0 DO {
  PROD = PROD +MCND;
  CNT - - :
}
; REGISTER DEFINITIONS
                 R16
                          ; Product
.def
        PROD =
.def
        CNT =
                 R17
                           Iteration Counter
       MPY =
                         ; Multiplier
.def
                 R18
                           Multiplicand
.def
        MCND=
                 R19
                           Temporary Variable
.def
       TEMP =
                 R20
.CSEG ;
            CODE SEGMENT
.ORG $0000
                           Starting Adress
             MCND, 23
                           Set Multiplicand
INIT:
        LDI
             MPY, 5
                           Set Multiplier
        LDI
START:
        CLR
             PROD
                           Clear Product
        MOV CNT, MPY
                          : Init Counter to MPY
             CNT
                         ; Counter=0?
        TST
                          If yes, branch to END
        BREQ END
        ADD PROD, MCND; Else add MCND to PROD
LOOP:
        DEC
             CNT
                          : Decrement Counter
        BRNE LOOP
                           If not zero, loop again
END:
        RJMP INIT
                          Endless loop when done
```

# 8.5.5 Adressierungsarten des HATmega16

Um Operanden möglichst effektiv und flexibel adressieren zu können, verfügen moderne Prozessoren über verschiedene Adressierungsarten. Die Berechnung der effektiven Adresse erfolgt dazu zur Laufzeit im Prozessor in eigener Hardware.

Die Klassifizierung der Adressierungsarten erfolgt je nach der Angabe der *effektiven Adresse* des Operanden nach:

- direkt, indirekt, indiziert
- Anzahl der Komponenten

#### <u>0-Komponenten-Adressierung</u>

Unmittelbare Adressierung (Immediate)

8-Bit Konstanten K = K1.K2



LDI R20, \$F6 ; R20  $\leftarrow$  \$F6

Achtung: Unmittelbare Adressierung nur für R16 bis R31 erlaubt (s. 4-Bit-Feld für Rd)!

#### 1-Komponenten-Adressierung

#### Direkte Einzel-Register-Adressierung



**COM** R12 ; R12 ← R12

INC R16 ; R16 ← R16 + 1

#### Direkte Register-Adressierung, 2 Register



AND R16, R15 ; R16  $\leftarrow$  R16  $\land$  R15

#### Direkte (Absolute) Daten-Adressierung (2-Wort-Befehl!)



LDS R20, \$100 ; R20  $\leftarrow$  MEM(\$100)

#### Direkte Programmspeicher-Adressierung (2-Wort-Befehl!)



JMP \$100 ; PC ← \$100

CALL \$500 ; STACK  $\leftarrow$  PC + 2

; SP ← SP - 2

; (2 Byte Rückkehradresse)

; PC ← \$500

#### 2-Komponenten-Adressierung

Relative Programmspeicher-Adressierung (12-Bit-Offset)



BREQ \$10 ; if Z = 1 then  $PC \leftarrow PC + $10 + 1$ 

Die Berechnung der effektiven Adresse erfolgt zur Laufzeit in eigener Hardware.

#### Indirekte und indizierte Adressierung

#### Register-indirekte Adressierung



ST Z, R20 ; **MEM (Z)** ← **R20** 

#### Register-indirekte Adressierung mit Prädekrement



-Z, R20 ; Z ← Z - 1, MEM (Z) ← R20 ST

Informatik

#### Register-indirekte Adressierung mit Postinkrement



LD R20, Z+ ; R20  $\leftarrow$  MEM (Z), Z  $\leftarrow$  Z + 1

Indizierte Adressierung (Register-indirekt mit Displacement)



q: 6-Bit-offset

LD R20, Z + 5; R20  $\leftarrow$  MEM (Z + 5)

Achtung: Nur für Y- und Z-Register möglich, nicht für X-Register!

Nützlich z. B. für die Adressierung von Feldern oder Tabellen

#### **Indirekte Adressierung**

Unterstützt z.B. die Implementierung komplexer Datenstrukturen wie Felder, Stapel, Schlangen, Listen.

#### Beispiel: Initialisierung eines Feldes (vgl. oben)

```
byte [] Q = new byte [5]; ... for (i = 0; i <5, i ++) Q [i] = 0;
```

#### Beispiel mit absoluter Adressierung

REGISTER DEFINITIONS

STS

RJMP

```
TEMP
.def
                = R16
                           ; Temporary Variable
                           : DATA SEGMENT
.DSEG
                           ; Starting Adr in RAM
.ORG
        $0100
O:
        .BYTE
               5
                           ; Reserve 5 bytes
.CSEG
                           : CODE SEGMENT
.ORG
                           ; Starting Adr. in ROM
        $0000
                           ; Clear TEMP
START:
        CLR
               TEMP
        STSQ, TEMP ; Set Q[0] to zero
        STS Q+1, TEMP; Set Q[1] to zero
        STS Q+2, TEMP; Set Q[2] to zero
```

<u>Problem:</u> Nicht für große Felder und dynamische Datenstrukturen geeignet!

START

STS Q+4, TEMP; Set Q[4] to zero

Q+3, TEMP ; Set Q[3] to zero

; done, endless loop

#### Beispiel mit indirekter Adressierung

```
; REGISTER DEFINITIONS
```

.defTEMP=R16; Temporary Variable.defZL=R30; Z-Reg low byte.defZH=R31; Z-Reg high byte

.DSEG ; DATA SEGMENT

ORG \$0100 ; Starting Adr in RAM Q: BYTE 5 ; Reserve 5 bytes

.CSEG : CODE SEGMENT

.ORG \$0000 ; Starting Adr. in ROM

INIT: LDI ZL, low(Q) ; Init Z-Reg with

LDI ZH, high(Q) ; Adr of Q[0] CLR TEMP ; Clear Temp Var

ILOOP: ST Z+, TEMP; Store in Q, postinc Z

CPI ZL, low(Q+5); End of Q reached?

BRNE ILOOP ; If not, then loop

RJMP INIT ; Else done, endless loop

Das Z-Register wird mit Adresse Q des Anfangselements Q[0] initialisiert und *indirekt* über dieses Register auf das Feld zugegriffen.



Nach Ausführung des Befehls ST Z+, TEMP wird das Z-Register auq tomatisch um eins erq+1 höht (Postinkrement) und zeigt auf das q+4 nächste Feldelement.

Q + 5

Die Ausführung erfolgt in einer Schleife, bis Z den Wert Q+5 erreicht, d.h. alle Elemente abgearbeitet sind.

# 8.5.6 Unterprogramme (Subroutines)

**Beispiel:** Byte-Multiplik. P = A·B·C durch wiederholte Addition mit Unterprog.

```
REGISTER DEFINITIONS
      PROD
                                        : Product
.def
                       R16
      MPY
                                         Multiplier
.def
                       R17
.def
      MCND
                  =
                       R18
                                         Multiplicand
.def
      TEMP
                  =
                       R20
                                        ; Temporary Variable
:MEMORY and I/O ADDRESSES
.equ
      RAMEND
                       $45F
                                        : highest RAM addr
                  =
                       $5E
                                        ; stackpointer addr.
.equ
      SPH
                  =
      SPL
                       $5D
                                        ; high and low byte
                  =
.equ
; CONSTANTS
.equ
      Α
                       8
                       5
.equ
      В
                       3
      C
.equ
.DSEG
                                        ; DATA SEGMENT
.ORG
            $0100
P:
            .BYTE
                        1
.CSEG
                                        : CODE SEGMENT
                                         Starting Adress
.ORG
            $0000
:MAIN PROGRAM
:Computes P = A * B * C
INIT:
            LDI
                       TEMP, high(RAMEND)
            STS
                       SPH, TEMP
                                        : Init Stackpointer
            LDI
                       TEMP, low(RAMEND)
                       SPL, TEMP
            STS
                                        to end of RAM
                                        ; Set Multiplicand
START:
            LDI
                       MCND, A
                       MPY. B
            LDI
                                         Set Multiplier
            CALL
                       MULTI
                                        ; First Multiply
                                         Set Mcnd to Prod
            MOV
                       MCND, PROD
            LDI
                       MPY, C
                                         Set Mpy once more
            CALL
                       MULTI
                                         Second Multiply
            STS
                       P, PROD
                                        ; Store Prod in RAM
            RJMP
                       INIT
                                        ; Done, Endless loop
;SUBROUTINE MULTI
;Computes PROD = MCND * MPY
.def
            CNT =
                       R21
                                        : Iteration Counter
MULTI:
            CLR
                                         Clear Product
                       PROD
            MOV
                       CNT, MPY
                                        : Init Counter to MPY
            TST
                                         Counter=0?
                       CNT
            BREQ
                       END
                                         If yes, branch to END
LOOP:
                       PROD, MCND
                                         add MCND to PROD
            ADD
            DEC
                       CNT
                                         ; Decrement Counter
                       LOOP
                                        ; If not zero, loop again
            BRNE
END:
                                        : Return when done
            RET
```

#### Hauptprogramm MAIN

- Initialisiert den Stackpointer auf die höchste Adresse des Datenspeichers (RAMEND).
- Bereitet A und B als Eingabeparameter zur Übergabe in R18 und R17 vor.
- Ruft Unterprogramm MULTI auf.
- Setzt Ausgabeparameter PROD in R16 als Eingabeparameter in R18 sowie C in R 17.
- Speichert Ausgabeparameter PROD unter P im Datenspeicher.

#### Unterprogramm MULTI

- Eingabeparameter: MCND und MPY in R18 und R17.
- Berechnet Multiplikation MCND \* MPY durch fortgesetzte Addition.
- Ausgabeparameter: PROD in R16 enthält Produkt.
- Kehrt ins Hauptprogramm zurück (RET-Befehl).
- Temporäres Register: R21 f
  ür CNT.

Achtung: R21 darf hier nicht im Hauptprogramm verwendet werden, da es im Unterprogramm modifiziert wird (Seiteneffekt!).

#### Vermeidung von Seiteneffekten

- Eingabeparameter (nach außen!) nicht verändern!
- Temporär genutzte Register im Unterprogramm auf Stack retten (PUSH) und vor Rückkehr ins Hauptprogramm restaurieren (POP), d.h. die Registerinhalte bleiben aus Sicht des rufenden Programms unverändert!

Beispiel: Unterprogramm MULTI ohne Seiteneffekte

```
; SUBROUTINE MULTI
```

; Computes PROD = MCND \* MPY

.def CNT = R21 ; Iteration Counter

MULTI: PUSH CNT; Save R21 on Stack

CLR PROD ; Clear Product

MOV CNT, MPY ; Init Counter to MPY

TST CNT ; Counter=0?

BREQ END ; If yes, branch to END

LOOP: ADD PROD, MCND; Else add MCND to PROD

DEC CNT ; Decrement Counter BRNE LOOP ; If not zero, loop again

END: POP CNT ; Restore R21 from Stack

RET ; Return when done

Register R21 wird temporär auf dem Stack zwischengespeichert.

Für zuverlässige Programmierung unerlässlich!

### Stapelinhalt im Verlauf der Programmausführung



Beachte: Der Stackpointer zeigt beim HATmega16 immer auf das **erste freie** Element des Stacks.

Die Verwaltung von Unterprogramm-Rückkehradressen mittels Stapel ist heute bei Mikroprozessoren Standard.

Vorteile:

- Geschachtelte und rekursive Unterprogramme sind leicht implementierbar.
- Stapel sind auch für andere Zwecke wie Parameterübergabe an Unterprogramme, Zwischenspeichern von Registerinhalten und lokalen Daten sowie Auswertung arithmetischer Ausdrücke sehr gut geeignet.

## 8.6 Vergleich der Befehlssatz-Architekturen

#### Beobachtungen:

Stacks sind für viele Anwendungen nützlich und können bei entsprechenden Adressierungsarten als zusätzlicher Mechanismus bei Register- oder Akku-Maschine leicht implementiert werden.

Der Zugriff auf einen externen (Programm-/Daten-)Speicher dauert wesentlich länger als auf prozessorinterne Register. Deshalb bestimmt bei modernen Prozessoren die Zahl der Operandenzugriffe auf den Speicher ganz wesentlich die Geschwindigkeit ("Speicherflaschenhals").

- Akku-Maschine benötigt viele temporäre Variablen im Speicher. Das führt zu langen Programmen und einer hohen Anzahl Speicherzugriffe.
  - ⇒ langsam bei langsamen Hauptspeicher (gilt für moderne Mikroprozessoren mit schnellem On-chip-Speicher (Cache) nicht unbedingt!)

Akkumaschinen sind aber aus Kostengründen immer noch weit verbreitet (einfache Mikrocontroller).

- Stackmaschine: elegante Programmierung z. B. für die Abarbeitung von arithmetischen Ausdrücken, aber hohe Speicher(transfer)last
  - ⇒ Kaum noch reine Stackmaschinen in Hardware.

- Registermaschine: kurze Programme und geringe Speicherlast durch prozessorinterne Speicherung von Daten und Zwischenergebnissen.
- Registermaschinen mit Stack-Mechanismen stellen die flexiblere und leistungsfähigere Prozessorarchitektur dar.
- Load/Store- bzw. reg-reg-Architektur: durch Befehle fester Länge (1 Wort = 1 Befehl) einfache und schnelle Befehlsdekodierung
  - ⇒ geringe Kosten und hohe Taktrate

Moderne Prozessoren erlauben Überlappung von Befehlshol- und Befehlsausführungsphase (Phasen-Pipelining, s.u.), so dass eine größere Befehlslänge nicht so sehr ins Gewicht fällt.

RISC-orientierte Befehlssätze erlauben kurze Befehle auch bei Registermaschinen.

#### Fazit:

Registermaschinen mit Load/Store-Architektur sind ein sehr guter Kompromiss aus Hardwareaufwand (Kosten) und Geschwindigkeit.

⇒ Fast alle modernen Prozessoren verwenden eine Load/Store-Architektur